实验目的帮助学生掌握快速加法器中先行进位的原理能利用相关知识设计4位先行进位电路并利用设计的4位先行进位电路构造4位快速加法器能分析对应电路的时间延迟。需要注意的是不同教材上传递函数P略有差异部分教材传递函数P是逻辑或关系本实验采用的是异或逻辑。实验内容在 Logisim 中打开 alu.circ 文件按照图中定义的输入输出引脚在对应子电路中实现可级联的4位先行进位电路。其中 GiPi 为进位生成函数和传递函数Cin 为进位输入C1~C4 为进位输出GP 为成组进位生成函数和成组进位传递函数。电路测试完成实验后利用文本编辑工具打开 alu.circ 文件将所有文字信息复制粘贴到 Educoder 平台的 alu.circ 文件中再点击评测按钮即可进行本关测试。平台会对你设计的电路进行自动测试为方便测试请勿修改子电路封装注意PGinput应该是GPinput